海外生子

标题: PCB设计技巧:如何降低电路产生的电磁辐射效应,但不会... [打印本页]

作者: uxiyar79426    时间: 2021-6-24 17:14
标题: PCB设计技巧:如何降低电路产生的电磁辐射效应,但不会...
为了尽可能达到EMC的要求,PCB设计往往需要增加地层数,增加ferrite bead、choke等抑制高频谐波器件,以及搭配其他屏蔽结构,以增强屏蔽效益,才能使整个系统通过EMC要求。但是这些操作有可能会因此而增加PCB设计成本。
PCB设计技巧:如何降低电路产生的电磁辐射效应,但不会增加成本压力
1. 设计PCB时,尽可能选用信号斜率(Slew Rate)较慢的器件,以降低信号所产生的高频成分。
2. 注意高频器件在PCB中的摆放位置,尽量不要太接近对外连接器。
3. 注意高速信号的阻抗匹配,走线层及其回流电流路径(Return Current Path),以减少高频发射及辐射。
4. 在各器件的电源管脚放置足够与适当的去耦合电容,以缓和电源层以及地层上的噪声,尤其注意电容频率响应与温度特性符合PCB设计所需。
5. 对外的连接器附近的地可与地层做适当分割,并将连接器的地就近接到底盘接地(chassis ground)。
6. 适当运用接地保护装置(Ground Guard)/分流走线 (Shunt Traces)在一些特别高速的信号旁,同时注意他们对走线特性阻抗的影响。
7. 电源层比地层内缩20H(H为电源层与地层之间的距离)。
中京(香港)有限公司成立于2009年,专业生产和销售各种印刷线路板、HDI线路板,产业技术达到国内领先水平,产品质量符合国际要求水平。
想了解更多关于“PCB”的内容,欢迎浏览:ceepcbhk.com
电话:852-29500199
邮箱:sales@ceepcbhk.com
地址:香港九龙观塘巧明街119-121号年运工业大厦2楼B2室
[attach]2519[/attach]


作者: 空闲    时间: 2021-6-25 18:07
感谢楼主,路过,学习下
作者: 捂风挽笑    时间: 2021-6-25 19:41
支持一下  楼主
作者: 青柠    时间: 2021-6-25 21:09
好好 学习了 楼主人 确实不错
作者: 心劫    时间: 2021-6-25 22:30
先顶~~~再看~~~,好同志
作者: 心劫    时间: 2021-6-30 22:14
写的真的很不错
作者: 心劫    时间: 2021-8-5 05:07
感谢楼主,路过,支持一下啦
作者: 忆巷    时间: 2021-11-25 06:02
有道理。。。
作者: 路人    时间: 2022-2-15 10:40
找到好贴不容易,我顶你了,谢了
作者: 青柠    时间: 2022-7-5 08:06
共同学习,共同进步~~
作者: 路人    时间: 2022-9-15 18:24
不错不错,楼主您辛苦了。。。
作者: 心劫    时间: 2023-2-10 07:01
学习了,不错,讲的太有道理了
作者: 梦里如初    时间: 2023-3-8 22:35
我抢、我抢、我抢沙发~
作者: 青柠    时间: 2023-10-20 22:34
谢谢楼主,共同发展
作者: 心劫    时间: 2024-7-21 15:32
帮帮顶顶!!
作者: 青柠    时间: 2024-12-21 11:26
真是 收益 匪浅 感谢楼主




欢迎光临 海外生子 (http://hwsz.haiwaizhinan.com/) Powered by Discuz! X3.2